情報論理工学研究室 西谷 政博

## 1. 序論

並列アルゴリズムの設計およびその計算量の評価は多くの場合 PRAM(Parallel Random Access Machine)上で行われる。しかし PRAM 自体の実現は困難であるため、PRAM アルゴリズムの実験的な評価を行うために PRAMシミュレータが必要とされる。そこで本研究では、PRAMシミュレータの一部である VPSM (Virtual Parallel Stack Machine) の設計を行う。

#### 2. 研究内容

PRAM アルゴリズムの実行をシミュレートする PRAM シミュレータは以下の 4 要素から成る (1) PRAM 用並列 言語 (2) 並列アセンブラ (3) PRAM コンパイラ (4) VPSM (Virtual Parallel Stack Machine)

PRAM 用言語は、C や JAVA のような人間にとって記述し易い高級言語であり、PRAM 上での並列処理を記述できる言語である。並列アセンブラは並列処理を記述できる低級言語である。PRAM コンパイラは PRAM 用並列言語を並列アセンブラに変換するコンパイラであり、VPSMは並列アセンブラの実行をシミュレートするインタプリタである。

本研究では、JAVA 言語を用いて  ${
m VPSM}$  の設計を行った。本研究で設計した  ${
m VPSM}$  は、以下の 3 要素から成る

- (1) 変数の値を保存するデータセグメント (Data Segment)
- (2) 並列アセンブラの命令を保存する命令セグメント (Instraction Segment) (3) それぞれ 1 個のデータスタックとプログラムカウンタを持つスタックマシン (Stack Machine)

各スタックマシンは、PRAMの各プロセッサの動作をシミュレートする。各スタックマシンは、プログラムカウンタが指す番地にある命令セグメントを読み込む。読み込んだ命令に応じてデータセグメントへのデータの読み書き、スタックへのデータの出し入れを行い、次の命令へ移る。VPSMは、逐次状態と並列状態の2つの状態を持つ。逐次状態では、1台のスタックマシンのみが動作を行い、並列状態ではPRAM用並列言語プログラム中で指定された複数のスタックマシンが動作を行う。

並列アセンブラは、通常のアセンブラ命令に加えて並列処理の開始を表す命令 PARA、並列処理の終了とプロセッサ間の同期を表す命令 SYNC、プロセッサ番号をスタックに入れる命令 PUSHP を持つ。初期状態においては VPSMは逐次状態にある。命令 PARA を読み込むと並列状態に以降し、複数のスタックマシンが起動される。並列状態に

おいて命令 SYNC を読み込むと、全てのスタックマシンが SYNC に到達するまで処理を中断し、その後逐次状態に移行する。また、本研究で設計した VSPM は、PRAM 用並列言語を PRAM 上で実行させたときの実行時間を出力する機能を持つ。これにより PRAM アルゴリズムの計算量を実験的に評価することができる。

| 図1 PRAM 用並列言語              | 図 2 並列アセンブラ |
|----------------------------|-------------|
| プログラムの例                    | プログラムの例     |
| <pre>main() {</pre>        | PUSHI 1     |
| parallel (1, 10) {         | PUSHI 10    |
| <pre>writeint (\$p);</pre> | PARA        |
| }                          | PUSHP       |
| }                          | OUTPUT      |
| 図3 VPSMの出力結果               | SYNC        |
| 1 2 3 4 5 6 7 8 9 10       | HALT        |
|                            |             |

### 3. 結果・考察

図 1 は、10 台のプロセッサがそれぞれそのプロセッサ番号を出力する PRAM 用並列言語プログラムで、図 2 はそれを PRAM コンパイラにより変換した並列アセンブラプログラムである図 2 のプログラムを VPSM で実行すると図 3 の出力結果が得られる。

### 4. 結論

本研究では、VPSM の JAVA 言語を用いて設計を行った。本研究で設計した VPSM は、並列アセンブラの実行をシミュレートすることができる。また、PRAM 用並列言語を PRAM 上で実行させたときの実行時間を出力する機能を持ち、PRAM アルゴリズムの計算量を実験的に評価することができる。

# 参考文献

- 1) 加藤暢, "平成 17 年度第 5 セメスター 情報・システム プロジェクト I 指導書," 近畿大学理工学部情報学科, (2005)
- 2) 辻野嘉宏, "情報工学入門選書 10 コンパイラ," 昭晃堂, (1996)
- 3) 疋田輝雄, 石畑清, "コンパイラの理論と実現," 共立出版, (1988)